處理器系統A
在有些處理器系統中,沒有直接提供PCI總線,此時需要使用PCIe橋,將PCIe鏈路轉換為PCI總線之后,才能連接PCI設備
在這種結構中,RC由兩個FSB-to-PCIe橋和存儲器控制器組成。
FSB是Front Side Bus的縮寫;它是連接計算機處理器 (?CPU?)、芯片組、RAM(所有類型)、主板?總線和AGP插槽的內部數據通道。
FSB 是根據其寬度(以位為單位)和速度(以 Mhz 為單位)來描述的。用日常的話來說,就是CPU與系統總線對話的入口,以及總線與其他計算機組件對話的速度有多快。
它是 PC 主板上的主要系統總線之一。它將 CPU 連接到系統的所有組件。
FSB也稱為處理器總線、內存總線或系統總線,連接CPU(芯片組)與主內存和二級緩存。
FSB 的速度范圍可以從 66?MHz、133 MHz、100 MHz、266 MHz、400 MHz 到更高。
在PCIe總線規范中并沒有明確提及PCIe主橋,而使用RC概括除了處理器之外的所有與PCIe總線相關的內容
在PCIe體系結構中,RC是一個很模糊也很混亂的概念。
PowerPC 處理器
在PowerPC處理器中,雖然也含有PCI/PCIe 總線,但是仍然有許多外部設備并不是連接在PCI總線上的
在PowerPC處理器中,PCI/PCIe 總線并沒有在x86處理器中的地位。
在PowerPC處理器中,還含有許多內部設備,如TSEC(Three Speed Ethenet Controller)和一些內部集成的快速設備,與SoC平臺總線直接相連,而不與PCI/PCIe總線相連。
在PowerPC處理器中,PCI/PCIe總線控制器連接在SoC平臺總線的下方
P4080處理器的設計重點并不是E500mc內核,而是CoreNet。CoreNet內部由全互連網絡組成,其中任意兩個端口間的通信并不會影響其他端口間的通信。
OCeaN 是一個基于交叉矩陣的總線結構,連接在OCeaN中的外部設備可以直接通信,而不相互干擾
基于PCIe總線的通用處理器結構
如果一個RC中可以提供多個PCIe端口,這種RC也被稱為多端口RC
上圖所示的結構將 PCIe 總線端口、存儲器控制器等一系列與外部設備有關的接口都集成在一起,并統稱為RC。
RC具有一個或者多個PCIe端口,可以連接各類PCIe設備。
PCIe設備包括EP(如網卡、顯卡等設備)、Switch 和PCIe 橋。